エレクトロニクス実装学術講演大会講演論文集
第20回エレクトロニクス実装学会講演大会
セッションID: 22B-08
会議情報

電源供給の工夫によるバイパスキャパシタのない0.18μmノードCMOSI/Oインターフェースシステムの開発と6Gbps動作の確認
*秋山 豊伊藤 恒夫伊東 恭二大塚 寛治
著者情報
会議録・要旨集 フリー

詳細
抄録

本研究は、0.18μmノードのCMOS差動インバータに入出力する配線を伝送線路構造とし、電源、グランドペア線路も低インピーダンスの伝送線路構造(バイパスキャパシタは皆無)とした設計の動作測定を行った。その結果6Gbpsの動作を確認した。高速性能が発現した理由は特に電源・グランドペアの伝送線路の効果が大きいことが判明した

著者関連情報
© 2006 一般社団法人エレクトロニクス実装学会
前の記事 次の記事
feedback
Top