日本物理学会講演概要集
Online ISSN : 2189-0803
ISSN-L : 2189-0803
セッションID: 21pSK-12
会議情報

FPGAを用いた高時間分解能TDCの開発
高橋 智則味村 周平本多 良太郎五十嵐 洋一池野 正弘水谷 圭吾中井 恒新山 雅之谷田 聖冨田 夏希内田 智久
著者情報
会議録・要旨集 フリー

詳細
抄録

原子核実験やハドロン実験における粒子識別用のTOF検出器の読み出し回路として、我々はFPGAを用いた高時間分解能TDCの開発をしている。このTDCでは、入力信号がFPGA内の遅延線上を進んだ距離を時間に変換することで30 psec以下の時間分解能を達成する。本講演ではFPGAに実装した回路の特徴や性能について報告する。

著者関連情報
© 2016 日本物理学会
前の記事 次の記事
feedback
Top