IEICE Electronics Express
Online ISSN : 1349-2543
ISSN-L : 1349-2543

この記事には本公開記事があります。本公開記事を参照してください。
引用する場合も本公開記事を引用してください。

Reduced complexity polynomial multiplier architecture for finite fields GF(2m)
Se-Hyu ChoiKeon-Jik Lee
著者情報
ジャーナル フリー 早期公開

論文ID: 14.20160797

この記事には本公開記事があります。
詳細
抄録

This letter presents a low-complexity semi-systolic array imple- mentation for polynomial multiplication over GF(2m). We consider finite field Montgomery modular multiplication (MMM) based on two-level para- llel computing approach to reduce the cell delay, latency, and area-time (AT) complexity. Compared to related multipliers, the proposed scheme yields significantly lower AT complexity.

著者関連情報
© 2017 by The Institute of Electronics, Information and Communication Engineers
feedback
Top