エレクトロニクス実装学術講演大会講演論文集
第21回エレクトロニクス実装学会講演大会
セッションID: 14B-12
会議情報
領域分割法とモデル縮小技法を用いた回路シミュレーションの高速化
*海野 俊夫浅井 秀樹
著者情報
会議録・要旨集 フリー

詳細
抄録
本稿では、領域分割法とモデル縮小技法を用いた高速な過渡解析手法を提案する。この手法を用いるためには分割回路は少なくとも1つの電源を持たなければならない。そこで本手法では、分割回路間に流れる電流を電流源とみなす。このことにより、分割回路に電流源を持たせることができ、分割回路にモデル縮小技法を適用することが可能となる。本手法を用いることで、縮小モデルを生成するための逆行列サイズが分割回路サイズになり、計算コストを削減できる。結果として、シミュレーションとモデル生成の両面でコストを削減できる。最終的に本手法を用いて例題回路のシミュレーションを行い、従来手法と比較することでその有効性を示す。
著者関連情報
© 2007 一般社団法人エレクトロニクス実装学会
前の記事 次の記事
feedback
Top