抄録
近年、音声信号処理技術の高機能化に伴い、ソフトウェアでの逐次処理による実時間処理が困難となっています。そこで、私の所属している研究室では、FPGA実験ボードを用いた音声信号処理アルゴリズムの並列ハードウェア化による、実時間処理の可能性を検討しています。現在は、FPGA実験ボード上のオーディオコーデックを用いて音声信号をA/D・D/A変換した際に生じる音声信号の遅延に関して、オーディオコーデックの動作解析を行っています。 本発表では、FPGA実験ボード上のオーディオコーデックの動作解析と、音声信号の遅延について報告します。