抄録
情報機器の高機能化・高速化に伴い,搭載LSIの多ピン化・動作の高速化が進んでいる.このため,LSIのスイッチング動作時に生じるプリント配線板電源層からの放射雑音の増加が問題となっている.本研究室では,この放射雑音の低減を目的に,基板端電源層に整合用の抵抗を付加する方法(抵抗付加法)を提案し,チップ抵抗付加の有効性を確認している.本研究では,基板の比誘電率が,周波数特性に与える影響を3次元電磁界解析により評価した.検討の結果,基板の比誘電率に関係無く,本手法が抵抗付加ピッチの約2倍の波長の周波数まで放射雑音低減に有効なことを明らかにした.