抄録
近年のLSIの高集積化に伴い配線量が増大しており,その問題改善の1手段として多値論理が提案されている。本研究室では多値信号を生成する回路として、CMOSスイッチでパストランジスタを形成した回路、FG-MOSを用いた回路を提案してきたが、前者は回路面積が大きく、後者は消費電流が大きいといった問題がある。そこで、両回路の問題を考慮した低消費電力かつ低面積である4値信号生成回路を提案する。提案回路はトランジスタ数をCMOSで構成された回路の半分以下、また信号変化時でのみ貫通電流を流すため消費電流が非常に少ない回路になっている。今回この4値信号生成回路を設計し過渡解析による評価を行った。